## Adaptation en Puissance

On considère un dipôle Z constitué d'une résistance de R=1K $\Omega$  en série avec une capacité de C=1pF. On se propose d'adapter en puissance ce dipôle à un générateur d'impédance interne de  $50\Omega$  à la fréquence de 1GHz à l'aide d'une cellule d'adaptation LC comme représenté sur la figure ci-contre.



#### I- Impédance et Admittance :

1/ Donner le dipôle // équivalent au dipôle Z à la fréquence  $f_0$ =1GHz.

## Q=1/(RsCsw)=0.159; $Rp=Rs(1+Q^2)=1.03K$ et $Cp=Cs.Q^2/(1+Q^2)=24,7fF$

2/ Que représente le S11 de ce dipôle. Simuler le S11 en plaçant un port de l'analogLib aux bornes du dipôle. Paramétrer une analyse SP afin de simuler la fréquence  $f_0$ =1GHz.



A partir de la simulation donner :

a) Znorm et en déduire les valeurs de R et de C.

```
Znorm=20-j3.18
R=20*50=1K
C=1/(wo.50.3.18)=1pF
```

b) Ynorm et en déduire les valeurs de la capacité et de la résistance du modèle // équivalent

```
Ynorm=0.048+j0.0077
R=50/g=50/0.048=1.041K
C=b/w.50=24.5fF
```

## II- Adaption à l'aide d'un transformateur d'impédance

1) L<sub>0</sub>: On ajoute une inductance en série pour annuler la partie imaginaire. Donner la valeur de l'inductance et expliquer comment vous pouvez valider sous cadence l'annulation de la partie imaginaire. Vérifier en simulation.

Lo=1/cw<sup>2</sup>=25.4nH. On annule la partie imaginaire, il faut donc être sur l'axe des x.

- 2) On ajoute C<sub>1</sub> pour abaisser l'impédance
  - a) Comment cette capacité doit être connectée pour effectivement abaisser l'impédance. En //
  - b) Calculer la capacité C1 à rajouter pour abaisser l'impédance à une valeur de  $50\Omega$ .  $R_{50}=1/(R_{1k}C_1^2w^2) >> C_1=7,12.10^{-13}(Q1=R_{1K}*C_1*w=4.5>3)$
  - c) Comment allez-vous vérifier sous cadence la bonne valeur de la capacité

On doit être sur le cercle 50 Ohm

- 3) On ajoute une inductance en série (L<sub>1</sub>)
  - a) Quel est l'effet de (L<sub>1</sub>) sur l'impédance Annule l'effet capacitif et ramène donc l'impédance au centre.
  - b) Calculer (L<sub>1</sub>) et vérifier l'adaptation sous cadence  $L_1=1/cw^2=35nH$
- 4) On suppose qu'un générateur  $50\Omega$  attaque le circuit et lui fournit une puissance de 0dBm.
  - a) Calculer la tension aux bornes du circuit d'adaptation (V1) et en déduire la tension délivrée par le générateur ainsi que la tension aux bornes du dipôle (V3) et de la résistance (V2). V1=racine(50\*1mW)=0.22Vef, Vg=0.44Vef, Toute la P est consommée dans R car on est à la résonnance V2=V3=Racine(1k\*1mW)=1
  - b) Remplacer le port par un générateur sinusoïdal en série avec une résistance de  $50\Omega$  pour simuler son impédance. Vérifier vos calculs

#### II- Adaptation à l'aide de l'abaque de Smith :

- 1) Rappeler l'effet d'une inductance série, d'une capacité série d'une capacité // et d'une inductance // sur l'impédance d'un dipôle.
- 2) A l'aide de l'abaque de smith donnée en annexe, proposer deux adaptations possibles du dipôle sur  $50\Omega$  sans calculer la valeur des composants.

3) A l'aide de simulation SP trouvez la valeur des composants nécessaires pour les deux adaptations. Pour cela vous effectuerez les simulations à fréquence fixe en faisant varier la valeur du composant que vous voulez rajouter dans la cellule.

C//=0.63pF et LS=35.6nH ou L//=35.6nH et CS=0.708

#### III- Impédance d'entré et de sortie d'un transistor :

- 1) Rappeler le modèle petit signal du transistor
- 2) Pour un transistor MOS (nmos4 de la PRIMLIB) de dimension W/L=40/0.35um polarisé à Vgs=1.5V et Vds=1.5V
  - a. Réaliser une simulation DC et donnés les paramètres essentiels du modèle petit signal (Cgs, Cgd, gm, gds, Cdb). (ADE > Results > Print > DC operating Point)
     Cgs=47.3f, Cgd=9fF; gm=7.4m, gds=236u, cdb=19.9fF
  - b. Réaliser le montage suivant permettant de mesurer en simulation l'impédance d'entrée. L'inductance de 1H est DC feed qui permet d'alimenter le circuit en DC mais isole le petit signal, la capacité de 1F est un DC Block qui isole le port  $50\,\Omega$  en DC pour ne pas perturber la polarisation. Enfin la source de tension continue qui polarise le Vds permet de réaliser les conditions de fermetures (CC en AC) pour la mesure du transistor qui doit être considéré comme un quadripôle (non unilatéral à cause de l'effet miller).



Mesurer l'impédance d'entrée grâce à ZM puis avec YP et retrouvez l'équivalence.

ZM=0.5-j2.7k (Rs=0.5 $\Omega$  et Cs=1/2.7k2piFo=58.9fF=Cgs+Cgd) YP=73n+365u (Rp=13,7M $\Omega$  et Cp=365u/2piFo=58fF)  $Rs=Rp/Q^2$  Q=1/RsCsw=1/0.5\*58.9f\*2pi.Fo=5.4K et Rs=13.7M/(5.4K)<sup>2</sup>=0.46

- Modifier le montage pour regarder l'admittance de sortie (attention aux conditions de fermeture). Quelles sont les capacités qui constituent la capacité de sortie Cout. Mesurer Rout et Cout et retrouver gds et Cdb+Cdg.
- d. Remplacer le MOS par un nmosrf de la PRIMLIBRF (Wfinger=10um). Comment est modifiée l'impédance d'entrée. Expliquez. Replié le transistor en prenant des Wfinger=5um. Quel effet cela a-t-il sur le transistor.

# The Complete Smith Chart

Black Magic Design

